Takahashi Lab
home members research link
 
 
 

高橋研究室 論文一覧


東京工業大学 工学院

博士論文

年度 氏名 コース 論文題目
R2 右近 祐太 情報通信 ハードウェアアクセラレータを活用したクラウド基盤技術“Video Service Function Chaining”に関する研究

修士論文

年度 氏名 コース 論文題目
R4 堀本 遊 情報通信 振幅成分を利用した補正による忠実度の高いマスクパターン生成に関する研究
R4 齊藤 颯太 情報通信 LUTベースの光強度推定による高速なSRAF最適化手法
R2 大和田 真由 情報通信 集合対間配線ソルバの多層配線問題への適用
R2 和田 邦彦 情報通信 グラフの位相埋め込みを考慮した二次元配置配線手法の提案
R2 Tahsin Binte Shameem 情報通信 A Fast LUT Based Point Intensity Computation for OPC Algorithm and its application in SRAF placement
R1 小椋 弘貴 情報通信 ホットスポット解消効率化のためのレイアウトパターン分類指標に関する研究
R1 佐々 栄治郎 情報通信 ばらつき耐性を持つ高速な一般同期回路合成手法に関する研究
R1 高橋 秀和 情報通信 機械学習を用いたリソグラフィホットスポット検出の高速化に関する研究
H30 赤木 佳乃 情報通信 選択的な端子対接続による集合対間配線手法
H29 木村 優介 情報通信 Self-Aligned Double Patterningのための柔軟な2彩色配線アルゴリズムの提案

学士論文(特定課題研究)

年度 氏名 論文題目
R3 徐 紫昂 情報通信 コモンセントロイドにおけるペア配線問題に関する考察
R3 谷口 和弥 情報通信 ボトルネック配線問題の位相的考察
R2 松井 宏典 情報通信 制御性能を向上させた可変精度乗算器の提案
R2 齊藤 颯太 情報通信 転写パターンが高い忠実度を達成するマスクを高速に得るのための光強度マップの精度向上に関する研究
R1 堀本 遊 情報通信 最先端リソグラフィにおけるにおけるOPCアルゴリズムの妥当性の検証
R1 山本 克治 情報通信 デジタルマイクロ流体バイオチップにおける液滴の最適運搬に関する研究

東京工業大学 大学院 理工学研究科

博士論文

年度 氏名 専攻 論文題目
H28 Ahmed Awad 通信情報工学 Robust Lithographic Mask Generation For Advanced Technology Nodes
H26 Yiqiang Sheng 集積システム High-Performance Heuristics with Applications to 2D/3D IC Physical Design Optimization
H21 富岡 洋一
(上野研)
集積システム 高密度配線設計のための単調配線手法
H20 稲木 雅人 集積システム マルチデバイス実装のための回路分割およびデバイス間配線手法に関する研究
H19 小平 行秀 集積システム 一般同期方式のための論理回路設計手法
H19 Rosdi Bakhtiar Affendi 集積システム General Synchronous General Pipeline Design under Performance Constraint
H17 久保 ゆき子 集積システム Routing Optimization by Iterative Improvement for High-Speed VLSI
H13 坂主 圭史
(梶谷研)
電気・電子工学 抽象データ構造によるブロック配置表現とそのVLSIレイアウト設計への応用

修士論文

年度 氏名 専攻 論文題目
H28 尾頭 篤 通信情報工学 LELEダブルパターニングにおけるパターン局所修正手法に関する研究
H28 杉原 舜 通信情報工学 単層プリント基板における目標配線長を達成するための配線修正手法
H28 半田 昌平 通信情報工学 TPLのための半正定値計画緩和に基づく補正項を用いたレイアウト分割手法のクラスタリングを用いた高速化
H27 井原 岳志 通信情報工学 Self-Aligned Quadruple Patterningのための折れ曲がり禁止制約を含んだグリッド上での効率的な配線手法
H27 本江 俊幸 通信情報工学 折れ曲がり制約を考慮したパス判定問題の解析とその応用
H27 中塚 裕志 通信情報工学 動的エラー検出により可変レイテンシ化した一般同期式回路の検討と評価
H26 大月 郷史 通信情報工学 エラー検出回復方式を用いた乗算器の性能検証
H26 田中 雄一郎 通信情報工学 位相的な配線可能性を考慮した高速なナンバーリンク解法
H26 中谷 勇太 通信情報工学 集合対間配線のための配線冗長化を用いた配線長差削減手法
H25 山本 祐作 集積システム PCB自動配線設計における集合対間配線の配線長差削減アルゴリズム
H22 井上 雅文
(上野研)
集積システム エラー検出・回復方式を用いた回路高速化手法に関する研究
H21 木下 昌紀
(上野研)
集積システム 2層BGAパッケージにおける配線混雑度低減のための詳細ビア配置手法
H21 篠田 享佑
(上野研)
集積システム プリント基板のための45度線による混雑度緩和を利用した配線手法
H21 高橋 伸嘉
(上野研)
集積システム 入力ベクトルの適切な選択によるピーク電力高速見積もり手法
H21 趙 超越
(上野研)
集積システム 低コストクロック木生成のためのクラスタ数を最小化するスケジューリング手法
H20 倉田 芳明 集積システム 最近傍ビア配置に基づく2層BGAパッケージ配線手法
H20 五木田 駿 集積システム 統計的静的遅延解析における回路の指定歩留まりを達成する最大値見積り手法に関する研究
H20 末廣 傑 集積システム 障害物を含む配線領域における並走配線最長化手法
H20 谷 修平 集積システム クロック周期短縮のための挿入遅延量を抑えた回路への遅延挿入法
H20 橋本 浩良 集積システム EDAツールを用いた低コスト一般同期クロックツリー合成手法に関する研究
H19 石田 勉 集積システム 最短パス木修正アルゴリズムの設計とその性能評価
H18 高橋 洋介 集積システム クロックスケジューリングを用いたLSIのピーク電力削減手法
H18 原田 陽介 集積システム 一般同期クロック木の自動合成に関する研究
H18 富岡 洋一 集積システム BGAパッケージにおける一層順行配線手法
H17 井口 雅之 集積システム 大域構造を考慮したクロック木の構成に関する研究
H17 砂走 裕一 集積システム クラスタ分割を用いたクロックスケジューリング法の効率化に関する研究
H17 野村 義孝 集積システム BGAパッケージにおける最大密度を低減する順行配線修正法の提案
H16 上林 英悟 集積システム 準同期方式とリタイミングを用いた回路合成に関する研究
H16 小平 行秀 集積システム 遅延挿入による準同期式回路のクロック周期最小化手法
H16 バクチアル アフェンディ 集積システム 2クロックパスを含むパイプラインの合成に関する研究
H15 内田 誠司 集積システム 配置問題におけるSimulated Annealing法の高速化
H15 森 創司 集積システム 準同期方式によるLSIのピーク消費電力の削減
H15 守屋 暁彦 集積システム 低消費電力を目指したクロック木の構成法
H15 山崎 創 集積システム レイアウトを考慮したクラスタ分割によるクロックスケジュール法に関する研究
H14 壷井 雅史 集積システム 高品質な配置を高速に得るためのSimulated Annealingパラメータの設定に関する研究
H14 松村 秀敏 集積システム 遅延変動を考慮したクロックスケジュール手法
H14 テイ チョユウ 集積システム 楕円暗号の準同期回路実装に関する研究
H13 石島 誠一郎 集積システム クロック木修正による準同期回路実現に関する研究
H13 稲木 雅人 集積システム 最小カット法に基づく回路遅延を考慮した回路分割アルゴリズムに関する研究
H13 内海 哲章 集積システム 準同期式設計に適した論理回路合成手法に関する研究
H13 野島 隆志
(梶谷研)
集積システム 3層配線可能性を保証した配置・配線手法に関する研究
H13 金 麗妍
(梶谷研)
集積システム 配線容易性を考慮したモジュール配置に関する研究
H12 東 昌秋 電気・電子工学 準同期式方式における小電力クロック木の構成に関する研究
H12 宇多川 勉
(梶谷研)
電気・電子工学 準同期式回路を用いたピーク電力の削減に関する研究
H12 大戸 友博 電気・電子工学 同期式回路の準同期化による高速化手法に関する研究
H12 山崎 博之
(梶谷研)
電気・電子工学 モジュールの重なりを許さない力学的モデルによるモジュール 配置手法の提案
H12 斉藤 誠
(上野研)
電子物理工学 クロック木構成を考慮したクラスタ分割による高速クロックスケジュー リング手法
H11 久保 ゆき子
(梶谷研)
電気・電子工学 探索的アプローチに基づく最適配線に関する研究
H11 設楽 秀之
(梶谷研)
電気・電子工学 遅延を考慮した分割の改善手法に関する研究
H11 依田 友幸
(梶谷研)
電気・電子工学 準同期式回路の実現コスト最小化のためのクロックスケジューリングに関する研究
H10 小野 芳弘
(梶谷研)
電気・電子工学 推移的な関係の成り立つクラスタによる概略/詳細二段階配置
H10 坂主 圭史
(梶谷研)
電気・電子工学 凸型矩形を扱う配置手法についての研究
H10 西川 慎哉
(梶谷研)
電気・電子工学 準同期式回路の実現に適したクロック木構成法

東京工業大学 工学部

学士論文

年度 氏名 学科 論文題目
H30 大和田 真由 情報工 集合対間配線ソルバと引きはがし再配線を用いた多層ナンバーリンクの解法
H30 藤井 祐佳 情報工 可変精度近似乗算器の提案
H30 和田 邦彦 情報工 多層ナンバーリンク問題インスタンスの自動生成手法
H29 小椋 弘貴 情報工 ホットスポット解消効率化のためのレイアウトパターン分類指標の評価
H29 高橋 秀和 情報工 人物認識におけるHOG特徴量削減に関する研究
H28 赤木 佳乃 情報工 集合対間配線問題における選択的な端子対接続による配線長差削減手法
H28 唐橋 俊行
(高橋/中原)
情報工 2値化CNNのハイパーパラメータに関する一考察
H28 神宮司 明良
(高橋/中原)
情報工 ランダムフォレストの効率的なFPGA実装に関する研究
H28 林 雅俊
(上野/中原)
情報工 ディープニューラルネットワークへのファジィ推論の導入による誤認識率の改善
H27 沖原 高志 情報工 最小重みマッチングを利用したEBL使用面積削減手法
H27 木村 優介 情報工 SADPのための2彩色配線法の提案
H27 森田 真司 情報工 電子ビームリソグラフィにおける2列キャラクター配置手法の提案
H26 高橋 紀之 情報工 側壁プロセス配線におけるカットパターン削減手法
H26 半田 昌平 情報工 トリプルパターニングリソグラフィのための半正定値計画緩和に基づくレイアウト分割法
H25 井原 岳志 情報工 側壁ダブルパターニングのための修正2色グリッド配線法
H25 宮邉 祐太郎 情報工 ダブルパターニングにおけるリソグラフィECOのためのパターン局所修正法
H24 猪飼 晃大 情報工 平面性を利用した最小コストマッチングアルゴリズムの高速化に関する研究
H24 大月 郷史 情報工 FPGA上に実現した可変レイテンシ技術を用いた乗算器の性能検証
H24 小松 亨 情報工 ダブルパターニング技術のためのパターン3分割アルゴリズムに関する研究
H20 井上 雅文 情報工 パス長制限付き点集合に対する配線木構成
H19 佐藤 直 情報工 2層BGAパッケージにおけるメッキ引き出し線層割り当て手法
H18 末廣 傑 情報工 障害物のある領域での最大配線長の見積もり手法に関する研究
H18 古屋 宏基 情報工 統計的静的遅延解析を用いた最大遅延見積もり手法に関する研究
H17 石田 勉 情報工 準同期式回路の制約グラフに対する負閉路探索手法の性能評価
H17 大島 拓也 情報工 BGAパッケージにおける多端子ネットに対する順行配線手法
H17 熊岡 和真 情報工 3次元パッキングにおけるSimulated Annealing法の高速化に関する研究
H16 富岡 洋一 情報工 BGAパッケージにおける一層順行配線に関する研究
H16 原田 陽介 情報工 遅延変動を考慮したクロックツリー合成に関する研究
H16 山元 理絵 情報工 準同期方式を用いたLSIにおけるピーク電力削減アルゴリズム
H16 カール ウェンスタム YSEP Application of a Dual Supply Voltage System to Semi-Synchronous Clock Distribution
H15 シ 冬冬 開発システム工 BGAパッケージにおける1層順行配線に関する研究
H15 越智 悠太 情報工 VLSI 設計における遅延割り当て最大化に関する研究
H14 内田 友也
(上野研)
電気・電子工 有向グラフにおける負閉路存在判定の高速化に関する研究
H13 内田 誠司 電気・電子工 パラメトリックBSGを用いたパッキングの高速化に関する研究
H13 守屋 暁彦 電気・電子工 総配線長削減を目指したクロック木の構成法
H13 山崎 創 電気・電子工 クロック木の配線長を考慮したクロックスケジュール法に関する研究
H12 小畑 貴之
(梶谷/高橋)
電気・電子工 凸型矩形パッキング問題における解空間探索の高速化に関する研究
H12 壷井 雅史
(梶谷/高橋)
電気・電子工 部屋間隣接に着目したフロアプラン探索手法
H12 松村 秀敏
(梶谷/高橋)
電気・電子工 遅延変動を考慮した準同期回路の動作条件に関する一考察
H11 石島 誠一郎
(梶谷/高橋)
電気・電子工 クロックバッファ挿入による同期回路の高速化に関する研究
H11 稲木 雅人
(梶谷/高橋)
情報工 結合度に着目した入出力ピンの最適配置に関する研究
H11 内海 哲章
(梶谷/高橋)
電気・電子工 ゲートレベルシミュレーションによる完全同期回路と準同期回路の比較
H11 大石 亮介
(梶谷/高橋)
電気・電子工 準同期式回路の最小クロック周期を求めるアルゴリズムの高速化
H11 野島 隆志
(梶谷/高橋)
電気・電子工 有向グラフのバック枝総長最小配置に関する研究
H11 三上 直人
(梶谷/高橋)
電気・電子工 配線を考慮した円盤近似によるモジュール配置に関する研究
H11 翠川 賢太郎
(梶谷/高橋)
H10 東 昌秋
(梶谷/高橋)
情報工 遅延変動を考慮したクロック木レイアウトに関する研究
H10 宇多川 勉
(梶谷/高橋)
情報工 L型チャネルの高密度3層配線手法に関する研究
H10 大戸 友博
(梶谷/高橋)
電気・電子工 疑似気圧モデルに基づくVLSIフロアプランの局所修正手法に関する研究
H10 北田 宏明
(梶谷/高橋)
電気・電子工 Multi-FPGAにおける素子複製を用いたIO数最小化手法に関する研究
H10 斉藤 誠
(梶谷/高橋)
情報工 準同期回路を安定動作させる最大共通パスクロック木構成に関する研究
H10 島倉 英規
(梶谷/高橋)
電気・電子工 凸多角形パッキングに関する研究
H10 山崎 博之
(梶谷/高橋)
電気・電子工 3次元パッキングの位相生成および最小体積パッキングに関する研究

大阪大学 工学研究科

修士論文

年度 氏名 専攻 論文題目
H24 安藤 健太
(集積機能デバイス領域)
電気電子情報工 エラー検出回復方式を用いた可変レイテンシ回路のための高速な性能見積もり手法に関する研究
H23 右近 祐太 電気電子情報工 可変レイテンシ技術を用いた回路の高性能化に関する研究

大阪大学 工学部

学士論文

年度 氏名 学科 論文題目
H23 秋田 大 電子情報工 木構造組み合わせ回路に対する遅延分布の高速な見積もり手法に関する研究
H22 安藤 健太 電子情報工 エラー検出回復方式のための加算器構成の最適化に関する研究
H22 山本 祐作 電子情報工 PCB一層配線のための配線長差削減に関する研究
H21 右近 祐太 電子情報工 可変レイテンシ技術による加算器の高スループット化に関する研究

Last modified: March 1, 2023
 
 
English