年度 |
氏名 |
学科 |
論文題目 |
H30 |
大和田 真由 |
情報工 |
集合対間配線ソルバと引きはがし再配線を用いた多層ナンバーリンクの解法 |
H30 |
藤井 祐佳 |
情報工 |
可変精度近似乗算器の提案 |
H30 |
和田 邦彦 |
情報工 |
多層ナンバーリンク問題インスタンスの自動生成手法 |
H29 |
小椋 弘貴 |
情報工 |
ホットスポット解消効率化のためのレイアウトパターン分類指標の評価 |
H29 |
高橋 秀和 |
情報工 |
人物認識におけるHOG特徴量削減に関する研究 |
H28 |
赤木 佳乃 |
情報工 |
集合対間配線問題における選択的な端子対接続による配線長差削減手法 |
H28 |
唐橋 俊行 (高橋/中原) |
情報工 |
2値化CNNのハイパーパラメータに関する一考察 |
H28 |
神宮司 明良 (高橋/中原) |
情報工 |
ランダムフォレストの効率的なFPGA実装に関する研究 |
H28 |
林 雅俊 (上野/中原) |
情報工 |
ディープニューラルネットワークへのファジィ推論の導入による誤認識率の改善 |
H27 |
沖原 高志 |
情報工 |
最小重みマッチングを利用したEBL使用面積削減手法 |
H27 |
木村 優介 |
情報工 |
SADPのための2彩色配線法の提案 |
H27 |
森田 真司 |
情報工 |
電子ビームリソグラフィにおける2列キャラクター配置手法の提案 |
H26 |
高橋 紀之 |
情報工 |
側壁プロセス配線におけるカットパターン削減手法 |
H26 |
半田 昌平 |
情報工 |
トリプルパターニングリソグラフィのための半正定値計画緩和に基づくレイアウト分割法 |
H25 |
井原 岳志 |
情報工 |
側壁ダブルパターニングのための修正2色グリッド配線法 |
H25 |
宮邉 祐太郎 |
情報工 |
ダブルパターニングにおけるリソグラフィECOのためのパターン局所修正法 |
H24 |
猪飼 晃大 |
情報工 |
平面性を利用した最小コストマッチングアルゴリズムの高速化に関する研究 |
H24 |
大月 郷史 |
情報工 |
FPGA上に実現した可変レイテンシ技術を用いた乗算器の性能検証 |
H24 |
小松 亨 |
情報工 |
ダブルパターニング技術のためのパターン3分割アルゴリズムに関する研究 |
H20 |
井上 雅文 |
情報工 |
パス長制限付き点集合に対する配線木構成 |
H19 |
佐藤 直 |
情報工 |
2層BGAパッケージにおけるメッキ引き出し線層割り当て手法 |
H18 |
末廣 傑 |
情報工 |
障害物のある領域での最大配線長の見積もり手法に関する研究 |
H18 |
古屋 宏基 |
情報工 |
統計的静的遅延解析を用いた最大遅延見積もり手法に関する研究 |
H17 |
石田 勉 |
情報工 |
準同期式回路の制約グラフに対する負閉路探索手法の性能評価 |
H17 |
大島 拓也 |
情報工 |
BGAパッケージにおける多端子ネットに対する順行配線手法 |
H17 |
熊岡 和真 |
情報工 |
3次元パッキングにおけるSimulated Annealing法の高速化に関する研究 |
H16 |
富岡 洋一 |
情報工 |
BGAパッケージにおける一層順行配線に関する研究 |
H16 |
原田 陽介 |
情報工 |
遅延変動を考慮したクロックツリー合成に関する研究 |
H16 |
山元 理絵 |
情報工 |
準同期方式を用いたLSIにおけるピーク電力削減アルゴリズム |
H16 |
カール ウェンスタム |
YSEP |
Application of a Dual Supply Voltage System to Semi-Synchronous Clock Distribution |
H15 |
シ 冬冬 |
開発システム工 |
BGAパッケージにおける1層順行配線に関する研究 |
H15 |
越智 悠太 |
情報工 |
VLSI 設計における遅延割り当て最大化に関する研究 |
H14 |
内田 友也 (上野研) |
電気・電子工 |
有向グラフにおける負閉路存在判定の高速化に関する研究 |
H13 |
内田 誠司 |
電気・電子工 |
パラメトリックBSGを用いたパッキングの高速化に関する研究 |
H13 |
守屋 暁彦 |
電気・電子工 |
総配線長削減を目指したクロック木の構成法 |
H13 |
山崎 創 |
電気・電子工 |
クロック木の配線長を考慮したクロックスケジュール法に関する研究 |
H12 |
小畑 貴之 (梶谷/高橋) |
電気・電子工 |
凸型矩形パッキング問題における解空間探索の高速化に関する研究 |
H12 |
壷井 雅史 (梶谷/高橋) |
電気・電子工 |
部屋間隣接に着目したフロアプラン探索手法 |
H12 |
松村 秀敏 (梶谷/高橋) |
電気・電子工 |
遅延変動を考慮した準同期回路の動作条件に関する一考察 |
H11 |
石島 誠一郎 (梶谷/高橋) |
電気・電子工 |
クロックバッファ挿入による同期回路の高速化に関する研究 |
H11 |
稲木 雅人 (梶谷/高橋) |
情報工 |
結合度に着目した入出力ピンの最適配置に関する研究 |
H11 |
内海 哲章 (梶谷/高橋) |
電気・電子工 |
ゲートレベルシミュレーションによる完全同期回路と準同期回路の比較 |
H11 |
大石 亮介 (梶谷/高橋) |
電気・電子工 |
準同期式回路の最小クロック周期を求めるアルゴリズムの高速化 |
H11 |
野島 隆志 (梶谷/高橋) |
電気・電子工 |
有向グラフのバック枝総長最小配置に関する研究 |
H11 |
三上 直人 (梶谷/高橋) |
電気・電子工 |
配線を考慮した円盤近似によるモジュール配置に関する研究 |
H11 |
翠川 賢太郎 (梶谷/高橋) |
H10 |
東 昌秋 (梶谷/高橋) |
情報工 |
遅延変動を考慮したクロック木レイアウトに関する研究 |
H10 |
宇多川 勉 (梶谷/高橋) |
情報工 |
L型チャネルの高密度3層配線手法に関する研究 |
H10 |
大戸 友博 (梶谷/高橋) |
電気・電子工 |
疑似気圧モデルに基づくVLSIフロアプランの局所修正手法に関する研究 |
H10 |
北田 宏明 (梶谷/高橋) |
電気・電子工 |
Multi-FPGAにおける素子複製を用いたIO数最小化手法に関する研究 |
H10 |
斉藤 誠 (梶谷/高橋) |
情報工 |
準同期回路を安定動作させる最大共通パスクロック木構成に関する研究 |
H10 |
島倉 英規 (梶谷/高橋) |
電気・電子工 |
凸多角形パッキングに関する研究 |
H10 |
山崎 博之 (梶谷/高橋) |
電気・電子工 |
3次元パッキングの位相生成および最小体積パッキングに関する研究 |