Top Image
Japanese Atsushi Takahashi
Top Image
home papers profile link
 
  Papers List  
  2015  
  2014  
  2013  
  2012  
  2011  
  2010  
  2009  
  2008  
  2007  
  2006  
  2005  
  2004  
  2003  
  2002  
  2001  
  2000  
  1999  
  1998  
  1997  
  1989-1996  





 

Paper List 2000 (Atsushi Takahashi)


Last modified: 30 April 2003

Paper

  • Tomoyuki Yoda, Atsushi Takahashi.
    Clock Schedule Design for Minimum Realization Cost.
    IEICE Trans. Fundamentals, Vol.E83-A, No.12, pp.2552-2557, December 2000.
    ( pdf 314KB )
  • 呉中林, 中武繁寿, 高橋篤司, 梶谷洋司.
    VLSI回路の階層設計をサポートする階層化BSGフロアプラン.
    電子情報通信学会論文誌, Vol.J83-A, No.10, pp.1161-1168, 2000年10月.
    ( pdf 69KB )

International Conference

  • Masahiko Toyonaga, Keiichi Kurokawa, Takuya Yasui, Atsushi Takahashi.
    A Practical Clock Tree Synthesis for Semi-Synchronous Circuits.
    Proc. ACM International Symposium on Physical Design (ISPD), pp.159-164, April 2000.

Domestic Conference (including Japanese)

  • 野島隆志,梶谷洋司,高橋篤司.
    局所方向性を持つFPGAの経由スイッチ数最小化配置アルゴリズム.
    電子情報通信学会 基礎・境界ソサイエティ大会講演論文集 (A-3-4), Vol.A, p.71, 2000年9月7日.
  • 稲木雅人,梶谷洋司,高橋篤司.
    近接度に着目した入出力ピン配置アルゴリズム.
    電子情報通信学会 基礎・境界ソサイエティ大会講演論文集 (A-3-1), Vol.A, p.68, 2000年9月7日.
  • 安井卓也, 黒川圭一, 豊永昌彦, 高橋篤司.
    動的クロックタイミング割り当てによる準同期クロック合成.
    DAシンポジウム2000論文集, 情報処理学会シンポジウムシリーズ, Vol.2000, No.8, pp.43-48, 遠鉄ホテルエンパイア, 2000年7月18日.
  • 斉藤誠, 高橋篤司.
    レイアウトを考慮したクラスタ分割によるクロックスケジューリング手法.
    DAシンポジウム2000論文集, 情報処理学会シンポジウムシリーズ, Vol.2000, No.8, pp.39-42, 遠鉄ホテルエンパイア, 2000年7月18日.

Technical Report (including Japanese)

  • 大戸友博, 石島誠一郎, 内海哲章, 畔上謙吾, 高橋篤司.
    準同期式設計法を用いたプロセッサ設計.
    電子情報通信学会技術研究報告 (VLD2000-101), Vol.100, No.473, pp.191-196, ラフォーレ琵琶湖, 2000年11月30日.
  • 斉藤誠, 東昌秋, 高橋篤司.
    クロック木構成を考慮したクラスタ分割による高速クロックスケジューリング手法.
    電子情報通信学会技術研究報告 (VLD2000-100), Vol.100, No.473, pp.185-190, ラフォーレ琵琶湖, 2000年11月30日.
  • 東昌明, 斉藤誠, 高橋篤司.
    スケジュール可能範囲を考慮したクロック木合成手法.
    情報処理学会研究報告 (2000-SLDM-97), Vol.2000, No.79, pp.63-68, 北海道大学, 2000年9月8日.
    (電子図書館) (国立情報学研究所CiNii, pdf)
  • 高橋篤司.
    DATE2000報告.
    電子情報通信学会技術研究報告 (VLD2000-4), Vol.100, No.35, pp.23-24, 神戸大学, 2000年5月11日.
    (情報処理学会研究報告 (2000-SLDM-96), Vol.2000, No.37, pp.23-24, 2000.) (電子図書館) (国立情報学研究所CiNii, pdf)
  • 内海哲章, 高橋篤司.
    準同期式設計による乗算器の作成.
    電子情報通信学会技術研究報告 (VLD2000-2), Vol.100, No.35, pp.9-14, 神戸大学, 2000年5月11日.
    (情報処理学会研究報告 (2000-SLDM-96), Vol.2000, No.37, pp.9-14, 2000.) (電子図書館) (国立情報学研究所CiNii, pdf)
  • 大石亮介,高橋篤司.
    準同期式回路の最小クロック周期を求めるアルゴリズムの高速化.
    電子情報通信学会技術研究報告 (VLD99-125), Vol.99, No.659, pp.63-68, 石川ハイテク交流センター, 2000年3月3日.
  • Kengo R. Azegami, Atsushi Takahashi, Yoji Kajitani.
    An Efficient Algorithm to Extract an Optimal Sub-Circuit by the Minimum Cut.
    電子情報通信学会技術研究報告 (VLD99-93), Vol.99, No.529, pp.49-56, 熊本大, 2000年1月11日.
    (情報処理学会研究報告 (1999-SLDM-94), Vol.2000, No.2, pp.49-56, 2000.) (電子図書館) (国立情報学研究所CiNii, pdf)

To Top of Page